Perdón por la demora, pero el otro dia intente responder y el enlace al foro empezo a dar problemas de nuevo y se me borro todo el mensaje
en una PCB de varias capas con componentes PDIP, el anillo debe estar presente en ambas capas?
Esto es muy relativo a quien diseña las PCB y al diseño en sí mismo, por eso solo voy a darte mi opinión desde mi experiencia. Supongo que cuando te referis a componentes PDIP esta hablando del PIC y a lo que te refieres es que los componentes son Thru-hole, es decir que tienen su pines que deben colocarse en un pad con un agujero en todas las capas, es decir, los que no son SMD. Veamos todos los casos posibles:
Placas de una capa o simple faz:Aqui es casi imposible lograr un diseño con planos de masa, simplemente por una restricción dimensional, por lo que lo unico que se puede hacer es colocar un anillo de guarda en la unica cara ruteable.
Placas de dos capas o doble faz:Aqui lo más común es colocar rutear las pistas de clock por la cara inferior. Por ende el anillo de guarda debe ir colocado en esta cara. En la cara superior es primordial no pasar cerca con ninguna pista de señal que no sea inherente al oscilador. Es más, lo recomendable es colocar un plano de masa que cubra toda el area del anillo de guarda y su interior tambien (ya que aqui ya no tenemos más pistas del oscilador, que fueron ruteadas en la cara inferior). Este plano actua en lo que se denomina en la tecnica de layout como plano shunt y su función es evitar que las interferencias se prolongen hacia las capas contiguas a la del oscilador, sobre todo si es una placa multicapa.
Placas de cuatro capas o más:Aqui hay que tratar de rutear las señales de clock por alguna de las caras externas ya que asi nos evitamos tener que realizar dos planos de shunt (uno en cada capa contigua a la capa donde se rutean estas señales, si fuera el caso de que para ello elegimos una capa interna). En algunos casos donde estamos en ambientes muy sensibles el ruteado interno podría estar justificado, pero eso es harina de otro costal. Supongamos que elegimos otra vez la capa inferior de la placa para rutear las señales de clock, entonces seguimos utilizando la misma estrategia que para la cara doble faz, anillo de guarda en la misma capa donde estan las pistas y plano de masa debidamente ruteado en la capa contigua.
En las demas capas no es necesario colocar tambien todos estos planos de masa (Aunque no hace daño hacerlo si estas diseñando una placa con 8 capas se supone que lo haces en parte porque necesitas ahorrar espacio y lo más probable es que no puedas darte el lujo de perder semejante área en todas las capas de la placa). pero si los componentes son Thru-hole lo que puedes hacer es rodear los pads de estos componentes con anillos relativamente pequeños conectados a masa, ya que esos terminales largos que atraviesan todas las capas de nuestro circuito tienen la bendita costumbre de irradiar ruido por todos lados.
Espero haber sido lo suficientemente claro, me hubiese gustado postear unas imagenes pero estoy teniendo problemas con el Altium aqui en mi casa.
Saludos.