extraido de
wikipediawikipedia
sigan el link para la nota completa y enlaces de interes
JTAG, un acrónimo para Joint Test Action Group, es el nombre común utilizado para la norma IEEE 1149.1 titulada Standard Test Access Port and Boundary-Scan Architecture para test access ports utilizada para testear PCBs utilizando boundary scan.
JTAG se estandarizó en 1990 como la norma IEEE 1149.1-1990. En 1994 se agregó un suplemento que contiene una descripción del boundary scan description language (BSDL). Desde entonces, esta norma fue adoptada por las compañías electrónicas de todo el mundo. Actualmente, Boundary-scan y JTAG son sinónimos.
Diseñado originalmente para circuitos impresos, actualmente es utilizado para la prueba de sub-módulos de circuitos integrados, y es muy útil también como mecanismo para depuración de aplicaciones embebidas, puesto que provee una puerta trasera hacia dentro del sistema. Cuando se utiliza como herramienta de depuración, un emulador en circuito que usa JTAG como mecanismo de transporte permite al programador acceder al módulo de depuración que se encuentra integrado dentro de la CPU. El módulo de depuración permite al programador corregir sus errores de código y lógica de sus sistemas.
Tabla de contenidos
[ocultar]
* 1 Características Eléctricas
* 2 Extensiones Comunes
* 3 Aplicaciones
* 4 Software Cliente
o 4.1 Software Libre
o 4.2 Software propietario
* 5 Enlaces externos
[editar] Características Eléctricas
Una interfaz JTAG es una interfaz especial de cuatro o cinco pines agregadas a un chip, diseñada de tal manera que varios chips en una tarjeta puedan tener sus líneas JTAG conectadas en daisy chain, y una sonda de testeo necesite conectarse solamente a un solo "puerto JTAG" para acceder a todos los chips en un circuito impreso. Los pines del conector son
1. TDI (Entrada de Datos de Testeo)
2. TDO (Salida de Datos de Testeo)
3. TCK (Reloj de Testeo)
4. TMS (Selector de Modo de Testeo)
5. TRST (Reset de Testeo) es opcional.
Example of JTAG chain
Ya que posee una sola línea de datos, el protocolo es obviamente en serie como el SPI. La señal de reloj está en el pin TCK. La configuración del dispositivo se realiza manipulando un bit de estado y al mismo tiempo por el pin TMS. Cada bit de datos entrante/saliente se transfiere en cada pulso de reloj por la línea con pines TDI/TDO, respectivamente. Se pueden cargar diferentes modo de instrucción para leer el chip ID, pines de entrada/salida, manipular funciones del chip, funciones de bypass y de boundary scan. La frecuencia de trabajo TCK varía en función de cada chip, pero el rango típico es de 10-100 MHz (10-100ns/bit).
Cuando se hace la operación de boundary scan en circuitos integrados, las señales manipuladas están entre diferentes bloques funcionales del chip, más que entre diferentes chips.
El pin TRST es una señal opcional bajo-activa para reseteo o reinicio de la prueba lógica (por lo general asíncrona, pero que a veces sincronizada con el reloj, dependiendo del chip). Si no se dispone de dicho pin, la prueba lógica puede reiniciarse mediante una instrucción reset.
Existen productos de consumo que tienen un puerto JTAG integrado, por lo que las conexiones están a menudo disponibles en la PCB como parte de la fase de prototipado del producto. Estas conexiones pueden proporcionar una sencilla forma de realizar ingeniería inversa.
[editar] Extensiones Comunes
Extensiones de fabricantes: Infineon, MIPS EJTAG, Freescale COP, ARM ETM (Extended Trace Macrocell), OnCE etc.
[editar] Aplicaciones
* Casi cualquier sistema embebido tiene un puerto JTAG.
* El conector del bus PCI bus connector posee pines JTAG.
* Existe una tarjeta especial JTAG que puédese usar para regrabar una BIOS dañada.